24小時聯(lián)系電話:18217114652、13661815404
中文
公司新聞
疊層設計對信號完整性的影響
疊層設計對信號完整性的影響
信號完整性是高速 PCB 設計中必須從設計概念開始就考慮在內的要素之一。從一開始,信號完整性就貫穿于從設計到電路板制造和最終組裝的整個過程。但是,在某些方面,信號完整性并不總是處于設計過程的最前沿,包括PCB 疊層的創(chuàng)建. 本文將研究電路板疊層對整體信號完整性的影響。它還將解決如何根據(jù)設計的整體信號完整性要求平衡成本和高效制造。該過程的核心是在工程部門和電路板制造商之間建立“合作伙伴關系”,他們共同努力確保任何 PCB 設計都按設計“可構建”。
疊層設計審查
在深入研究電路板疊層設計的特定方面之前,回顧一下疊層設計的含義以及相對于 SI 考慮因素需要考慮的內容是很有用的。
疊層或疊層圖顯示了多層 PCB 中層的排列和類型。圖 1 是一個堆疊示例。
圖 1. 包含所有必要數(shù)據(jù)的疊加圖
除了層的排列之外,疊層圖還必須包含銅層和介電層的厚度信息以及有關所用介電類型的信息。需要注意的是,在復雜的多層板的堆疊過程中,必須在每個點上確定層壓板、預浸料和銅的確切類型。這些選擇都不能留給制造商,在制造時,制造商已經(jīng)同意產品開發(fā)團隊指定的內容。
陷阱問題和良好溝通的必要性
當我們在高速 PCB 性能方面突破極限時,信號路徑中的損耗成為一個值得關注的因素。如前所述,幾年前困擾該行業(yè)的玻璃編織引起的歪斜已通過機械鋪展玻璃編織成功解決,從而保持均勻的表面。然而,既然我們知道如何控制編織引起的歪斜,最重要的是玻璃樣式是制造商無法更改的制造規(guī)范的一部分。從表面上看,這似乎不是一個重要的點,但它肯定可以成為如下所述的一個點。
為了公平對待電路板制造商,在過去的 40 年里,產品開發(fā)商允許制造商擺弄設計,以便他們建造適合自己的設計。當電路板不復雜,不需要與當今高速設計相關的層數(shù)和嚴格的性能限制時,制造商是否對設計疊層進行更改并不重要。如果這些變化導致電路板更便宜,則尤其如此。這也意味著制造商可以改用與他們現(xiàn)有的材料相匹配的不同材料。如前幾篇文章所述,當指定板由FR-4 材料制成時,您可以獲得許多不同的板。
為確保您的產品按設計制造,電路板制造商的說明必須包括不允許替換,并且未經(jīng)事先書面同意,不得更改制造圖紙上的任何內容。事實上,以最低成本生產電路板的要求已經(jīng)被完全按照規(guī)定制造電路板的要求所取代。
什么是可建造的?
重要的是要記住,僅僅因為產品可以以某種方式設計,并不意味著它可以構建。舉個例子,我們有一堂課,有一個工程師把他的疊層圖交給了一群不同的制造商,他們都說他們無法建造電路板。他斷定所有制造商都是“愚蠢的”。但是在他的疊層中,他在整個疊層中埋藏了貫穿每一對層的通孔。事實上,董事會在物理上是不可能建造的。
在另一個例子中,我們遇到了一個從制造的角度來看設計得很糟糕的電路板,沒有人能夠滿足可制造性要求。再次,責任歸咎于制造商,他們都被貼上愚蠢的標簽,因為他們無法制造出無法制造的電路板。
在上述兩個例子中,對板制造商的批評都是工程師沒有制造板的實際經(jīng)驗的結果。歸根結底,僅僅因為您可以在計算機上設計復雜的電路板,并不意味著它可以按照您設計的方式構建。
事實是,制造商對信號完整性一無所知,也不應該期望他們知道。他們所知道的是他們獲得特定蝕刻寬度、特定厚度精度和特定電鍍精度的能力。
工程師常犯的一個錯誤是詢問制造商可以電鍍的孔縱橫比。相反,對于電鍍,目標應該是使通孔導電,然后確保尺寸適合成功電鍍。制造商可能會說他們可以電鍍到 14:1 或 16:1。但這只有在手工電鍍時才有可能。
現(xiàn)實情況是,如果您想獲得可靠的電路板,您永遠不應超過 10:1 的縱橫比。仔細想想,制造商能夠承諾這個數(shù)字真是太神奇了。想象一下置于溶液中的面板 - 裸露銅的密度不均勻。此外,電鍍電流也不均勻。在特征相距很遠的地方,您有非常高的電鍍電流和大量電鍍。因此,這會導致特別是壓配合連接器和引腳數(shù)非常高的 BGA 出現(xiàn)問題。
概括
當最低成本主導設計領域時,對電路板疊層的更改和替換不僅是可以接受的,而且是設計人員和制造商的目標,尤其是如果它們能夠節(jié)省成本的話。今天,創(chuàng)建滿足其所有性能要求(包括信號完整性)的可構建設計成為首要關注的問題。性能和可制造性之間的權衡以實現(xiàn)最高水平的成本效益絕對是該過程的一部分。但是,要實現(xiàn)首次制造就正確的電路板,一個關鍵因素是在工程設計團隊和電路板制造商之間建立積極的合作伙伴關系。而且,這個對話在設計的早期階段就開始是絕對必要的。